Hardware Verification
众所周知设计复杂度的不断提升与产品上市时间窗的不断缩小使得设计和验证的成本不断增加。仿真与仿真加速器虽然有用,但是很慢而且价格昂贵。此外仿真和仿真 加速器很难进行临界点测试。 FPGA 原型平台则具备快速而又精准地分析设计的行为能力,且性价比高。当然,编译复杂的设计到多颗 FPGA 仍然非常耗时、而且多颗 FPGA 调试亦比较困难。
通过使用 S2C 的 Prodigy 原型技术可以充分发挥 FPGA 原型的成本和速度效益。S2C 先进的分割软件可以利用 LVDS 管脚多路复用快速的将设计映射到 FPGA 内。
对大规模的设计验证而言,调试是关键的组成部分,而先进的 FPGA 原型调试技术能够缓解客户调试分割到多颗 FPGA 的设计的压力。S2C 的 Prodigy 调试技术可以增加多颗 FPGA 内设计的可见性,进而消除关键调试错误并大大减少了调试时间。通过使用外部存储器,S2C 的调试技术得到进一步增强以实现对设计的深度调试。
借助下列 S2C 的解决方案,客户可以进行彻底又完备的硬件检验: