思尔芯发布自动原型编译软件Player Pro-7,直击大规模芯片设计痛点

思尔芯发布自动原型编译软件Player Pro-7,直击大规模芯片设计痛点
2022-06-28

2022年6月28日,思尔芯面向全球客户正式发布芯神瞳自动原型编译软件Player Pro-7(PPro-7)。新版本针对大规模芯片设计提供了有效的解决方案,拥有更高的编译效率和更好的分割性能。为高密原型验证系统逻辑矩阵LX的客户提供更佳的操作体验,并大幅提高大型SoC验证的效率。


PPro-7三大优势解决大规模芯片设计痛点:

  • 对大规模 SoC 设计进行 RTL 级分割,缩短设计的综合时间

  • 提供系统级时序分析,快速预估系统性能,优化时序策略

  • 支持SerDes的TDM模式,提升工作效率


当今 SoC 设计规模快速膨胀,导致综合所需时间随着设计规模的增大而不断增加。一个设计规模达到几亿门甚至数十亿门的SoC设计,如果将整个设计映射在FPGA 里做设计综合,一次综合流程就要花费数天甚至数周的时间,所以需要在RTL级进行分割后做并行综合。PPro-7能够很好地对大规模 SoC 设计进行 RTL 级自动分割,还允许用户将众多编译任务分发到计算机集群进行并行编译,极大减少设计编译的时间,加速出版本的速度,提升验证效率。大规模SoC设计还有一个痛点是时序优化。PPro-7提供系统级的时序分析:在布局前,工程师可以根据时序分析报告,快速预估分割后的系统性能,可即时调整和优化策略,而不是等到布局后才发现系统性能不达标;在布局后, 可以分析全系统的时序并快速查找时序关键路径,进而分析出时序优化的策略。传统的I/O布局,极大限制了验证系统的规模。PPro-7的 SerDes的TDM模式,将级联规模至少提升1倍,打破I/O数量的限制。


自动原型编译软件PlayerPro-7


“在原型验证中,只有优秀的工具才能帮助我们高效完成大型设计。而自动原型编译素来是其中的关键技术难点之一。新版的自动编译软件Player Pro7能自动并高效地完成RTL到FPGA的映射,加速综合和编译的时间,提高产品的迭代速率,是我们期待已久的升级。我们会第一时间关注并支持。后续希望国微思尔芯能持续不断创新,帮助我们的产品更快速上市。”

-徐烈伟博士,FPGA事业部总经理,复旦微电子集团


上市时间

思尔芯的芯神瞳自动原型编译软件Player Pro-7已经上市并可订购,更多的详情可联系当地销售团队或者访问官网:www.s2ceda.com


关于思尔芯

思尔芯(S2C)自2004年成立以来始终专注于集成电路EDA领域。作为业内知名的EDA解决方案专家,聚焦于数字芯片前端验证,是国内少数具备数字集成电路EDA工具能力的企业之一,填补了我国数字芯片设计环节缺少自主可控原型验证工具的空白。

公司已与超过500家国内外企业建立了良好的合作关系,服务于人工智能、高性能计算、图像处理、数据存储、信号处理等数字电路设计功能的实现,广泛应用于物联网、云计算、5G通信、智慧医疗、汽车电子等终端领域。在EDA领域的技术实力受到了业界的广泛认可,并参与了多项国家与地方重大科研项目及我国EDA团体标准的制定。

公司总部位于上海,并建立了全球化的技术研发与市场服务网络,在深圳、西安、中国香港、中国台湾、日本东京、韩国首尔及美国圣何塞等地均设有分支机构或办事处。

获取方案

您在设计什么类型的芯片?
设计中含的ASIC门容量为?
500万 - 2千万
2千万 - 5千万
5千万 - 1亿
1亿 - 10亿
大于10亿
您倾向于使用哪款FPGA?
赛灵思 VU440
赛灵思 KU115
赛灵思 VU19P
赛灵思 VU13P
赛灵思 VU9P
AMD VP1802
AMD VP1902
英特尔 S10-10M
英特尔 S10-2800
不太确定,需要专业建议
您需要什么样的FPGA配置?
单颗FPGA
双颗FPGA
四颗FPGA
八颗FPGA
不太确定,需要专业建议
您需要什么样的外设接口?
您需要多少数量的原型验证平台?
您是否需要以下原型验证配套工具? (可多选)
分割工具
多FPGA调试工具
协同建模工具(允许大量数据在 FPGA 与 PC 主机之间进行交互)
您什么时间内需要使用到我们产品?
0-6个月
6-12个月
大于12个月
不太确定
您是否需要其他工具资讯?(可多选)
架构设计
软件仿真
硬件仿真
数字调试
形式验证
想要更多了解,您是否需要产品选型指南?
其他
提交
输入您的电话,我们即刻给您回电
输入您的电话
验证码
您也可直接拨打电话:400 8888 427 或添加企业微信
电话咨询
微信咨询
企业微信咨询
TOP
企业微信咨询