半导体行业观察:EDA+IP,攻克大规模数字电路设计挑战的“不二法门”

半导体行业观察:EDA+IP,攻克大规模数字电路设计挑战的“不二法门”
2023-12-15

https://picx.zhimg.com/v2-d85415151a910c4ab3be32c25bbca720_xl.jpg?source=32738c0c

几十年来,芯片行业一直沿着摩尔定律的步伐前行,随着先进制程不断推进,单位面积上集成的晶体管数量越来越多,数字电路的处理能力也越来越强。

如今,又伴随AI、大数据、云计算等一系列新技术和应用的快速发展,对大规模数字芯片提出了更多需求,系统愈加复杂,设计挑战越来越大。因此,在当前行业现状和发展趋势下,如何加速大规模数字电路设计,就成为了业内芯片设计公司关注的焦点。

众所周知,芯片设计起初都是靠工程师一笔一划用纸笔将设计在图纸上呈现出来,但集成度的提高很快让设计任务超出人力极限,各种工具应运而生,帮助工程师应对越来越复杂的芯片开发。

着眼于此,芯片公司在设计大规模数字芯片过程中,离不开EDA工具和半导体IP的赋能,上游的EDA工具供应商和半导体 IP 供应商提供芯片设计所需的自动化软件工具和搭建SoC所需的核心功能模块,以提升芯片设计效率。

作为芯片产业的根技术和硬科技,EDA和IP可谓是打通大规模数字电路设计的“任督二脉”,重要性不言而喻。其运用的好坏,决定着一个芯片设计公司的开发效率,还影响着产品质量和最终性能。

但值得注意的是,尽管有了EDA和IP也并不代表芯片设计这件事很容易,大规模数字电路设计仍然是一个集高精尖于一体的复杂系统工程,需要的是一个能够提供全面解决方案的生态系统,以支持更复杂的设计和更快的开发周期。

对此,国内EDA和IP供应商将聚焦在各自专长领域结合自身优势,提供更加全面和协同的解决方案,更好地满足芯片设计企业面对新应用、新市场和新技术时的复杂需求,持续为本土芯片产业升级提供强大动力。


12月20日,我们邀请到思尔芯董事长兼CEO林俊雄和芯动科技董事长兼CEO敖海,做客“半导体行业观察”直播间,和大家畅谈加速大规模数字电路设计的那些事


直播时间

12月20日 19:30-20:30


直播平台

“半导体行业观察”视频号


精彩看点

大规模数字电路设计的困境及发展前景解读

EDA和IP如何协作助力大规模数字电路设计?

聚焦Chiplet,EDA+IP生态协作对芯片产业的积极影响?

大咖视角:展望数字电路设计的未来走势



扫码二维码,提前预约直播

预约二维码.png




获取方案

您在设计什么类型的芯片?
设计中含的ASIC门容量为?
500万 - 2千万
2千万 - 5千万
5千万 - 1亿
1亿 - 10亿
大于10亿
您倾向于使用哪款FPGA?
赛灵思 VU440
赛灵思 KU115
赛灵思 VU19P
赛灵思 VU13P
赛灵思 VU9P
AMD VP1802
AMD VP1902
英特尔 S10-10M
英特尔 S10-2800
不太确定,需要专业建议
您需要什么样的FPGA配置?
单颗FPGA
双颗FPGA
四颗FPGA
八颗FPGA
不太确定,需要专业建议
您需要什么样的外设接口?
您需要多少数量的原型验证平台?
您是否需要以下原型验证配套工具? (可多选)
分割工具
多FPGA调试工具
协同建模工具(允许大量数据在 FPGA 与 PC 主机之间进行交互)
您什么时间内需要使用到我们产品?
0-6个月
6-12个月
大于12个月
不太确定
您是否需要其他工具资讯?(可多选)
架构设计
软件仿真
硬件仿真
数字调试
形式验证
想要更多了解,您是否需要产品选型指南?
其他
提交
输入您的电话,我们即刻给您回电
输入您的电话
验证码
您也可直接拨打电话:400 8888 427 或添加企业微信
电话咨询
微信咨询
企业微信咨询
TOP
企业微信咨询